Autor der Publikation

Impact of temperature fluctuations on circuit characteristics in 180nm and 65nm CMOS technologies.

, und . ISCAS, IEEE, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Shifted Leakage Power Characteristics of Dynamic Circuits Due to Gate Oxide Tunneling., und . SoCC, Seite 151-154. IEEE, (2005)Impact of temperature fluctuations on circuit characteristics in 180nm and 65nm CMOS technologies., und . ISCAS, IEEE, (2006)Underlap engineered eight-transistor SRAM cell for stronger data stability enhanced write ability and suppressed leakage power consumption., und . ICECS, Seite 25-28. IEEE, (2013)Temperature-Adaptive Energy Reduction for Ultra-Low Power-Supply-Voltage Subthreshold Logic Circuits., und . ICECS, Seite 1280-1283. IEEE, (2007)Variability-aware 7T SRAM circuit with low leakage high data stability SLEEP mode., , und . Integr., (2016)Reactivation Noise Suppression With Sleep Signal Slew Rate Modulation in MTCMOS Circuits., und . IEEE Trans. Very Large Scale Integr. Syst., 21 (3): 533-545 (2013)Low Power and High Speed Multi Threshold Voltage Interface Circuits., und . IEEE Trans. Very Large Scale Integr. Syst., 17 (5): 638-645 (2009)A comprehensive comparison of superior triple-threshold-voltage 7-transistor, 8-transistor, and 9-transistor SRAM cells., und . ISCAS, Seite 2185-2188. IEEE, (2014)2-Phase high-frequency clock distribution with SPLIT-IO dual-Vt repeaters for suppressed leakage currents., und . ISCAS, Seite 2932-2935. IEEE, (2015)A design methodology for temperature variation insensitive low power circuits., und . ACM Great Lakes Symposium on VLSI, Seite 410-415. ACM, (2006)