Autor der Publikation

Analog Calibration of Mismatches in an Open-Loop Track-and-Hold Circuit for Time-Interleaved ADCs.

, , , und . ISCAS, Seite 1951-1954. IEEE, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An Artificial Dendrite Using Active Channels., , und . IWANN (2), Volume 1607 von Lecture Notes in Computer Science, Seite 176-187. Springer, (1999)A 107GHz LNA in 65nm CMOS with inductive neutralization and slow-wave transmission lines., , , und . SCVT, Seite 1-4. IEEE, (2012)Design of MOS transconductors with low noise and low harmonic distortion for minimum current consumption., , , , und . Integr., 40 (3): 365-379 (2007)A 9.8-11.5-GHz quadrature ring oscillator for optical receivers., , und . IEEE J. Solid State Circuits, 37 (3): 438-442 (2002)A CMOS V-I converter with 75-dB SFDR and 360-μW power consumption., , , , und . IEEE J. Solid State Circuits, 40 (7): 1527-1532 (2005)Analysis and design of high-performance asynchronous sigma-delta Modulators with a binary quantizer., , , , und . IEEE J. Solid State Circuits, 41 (3): 588-596 (2006)A 155 µW 88-dB DR Discrete-Time ΔΣ Modulator for Digital Hearing Aids Exploiting a Summing SAR ADC Quantizer., , , , , , , und . IEEE Trans. Biomed. Circuits Syst., 7 (5): 573-582 (2013)Systematic analysis of the impact of mixing locality on Mixing-DAC linearity for multicarrier GSM., , , , und . ISCAS, Seite 241-244. IEEE, (2012)A 40-GHz phase-locked loop front-end for 60-GHz transceivers in 65nm CMOS., , und . APCCAS, Seite 967-970. IEEE, (2010)Receiver Front-End Circuits for Future Generations of Wireless Communications., , , , und . ISCAS, Seite 745-748. IEEE, (2007)