Autor der Publikation

Design of hardware RGB to HMMD converter based on reversible logic.

, und . IET Image Processing, 11 (8): 646-655 (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design of efficient quantum Dot cellular automata (QCA) multiply accumulate (MAC) unit with power dissipation analysis., , und . IET Circuits Devices Syst., 13 (4): 534-543 (2019)Integrated temporal partitioning and partial reconfiguration techniques for design latency improvement., , und . Evol. Syst., 5 (2): 133-141 (2014)Parallel video processing on FPGA architecture., , , , , und . Int. J. High Perform. Syst. Archit., 8 (3): 169-178 (2018)Hardware Optimization on FPGA for the Modular Multiplication in the AMNS Representation., , , , , und . CRiSIS, Volume 12026 von Lecture Notes in Computer Science, Seite 113-127. Springer, (2019)Detecting driver drowsiness based on single electroencephalography channel., , , und . SSD, Seite 16-21. IEEE, (2016)Design of hardware RGB to HMMD converter based on reversible logic., und . IET Image Processing, 11 (8): 646-655 (2017)Design of Efficient Quantum-Dot Cellular Automata (QCA) MAC Unit., , und . ICM, Seite 1-4. IEEE, (2018)A comparison between ANN and SVM classifier for drowsiness detection based on single EEG channel., , , und . ATSIP, Seite 443-446. IEEE, (2016)Software application for simulation-based AES, RSA and elliptic-curve algorithms., , und . ATSIP, Seite 77-82. IEEE, (2016)DTR-HAR: deep temporal residual representation for human activity recognition., , , , und . Vis. Comput., 38 (3): 993-1013 (2022)