Autor der Publikation

A 16-Bit 4.0-GS/s Calibration-Free 65nm DAC with >70dBc SFDR and <-80dBc IM3 up to 1GHz Using Constant-Activity Element Switching.

, , , , , , und . ESSCIRC, Seite 495-498. IEEE, (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A comprehensive survey of false data injection in smart grid., , , und . Int. J. Wirel. Mob. Comput., 8 (1): 27-33 (2015)Authors' Response to comments on Ön the self-generation of electrical soliton pulses"., , , , und . IEEE J. Solid State Circuits, 43 (6): 1492-1493 (2008)A 12-b ENOB 2.5-MHz BW VCO-Based 0-1 MASH ADC With Direct Digital Background Calibration., und . IEEE J. Solid State Circuits, 52 (2): 433-447 (2017)Generative-Adversarial-Network-Guided Well-Aware Placement for Analog Circuits., , , , , , und . ASP-DAC, Seite 519-525. IEEE, (2022)A very high energy-efficiency switching technique for SAR ADCs., und . MWSCAS, Seite 229-232. IEEE, (2013)Cyber Information Retrieval Through Pragmatics Understanding and Visualization., , , , , und . IEEE Trans. Dependable Secur. Comput., 20 (2): 1186-1199 (März 2023)27.1 A 250kHz-BW 93dB-SNDR 4th-Order Noise-Shaping SAR Using Capacitor Stacking and Dynamic Buffering., , , , und . ISSCC, Seite 369-371. IEEE, (2021)A 0.4-to-40MS/s 75.7dB-SNDR Fully Dynamic Event-Driven Pipelined ADC with 3-Stage Cascoded Floating Inverter Amplifier., , , , , und . ISSCC, Seite 376-378. IEEE, (2021)An 81.5dB-DR 1.25MHz-BW VCO-Based CT ΔΣ ADC with Double-PFD Quantizer., , , , , und . CICC, Seite 1-2. IEEE, (2021)OpenSAR: An Open Source Automated End-to-end SAR ADC Compiler., , , , , und . ICCAD, Seite 1-9. IEEE, (2021)