Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 0.9-V 11-bit 25-MS/s binary-search SAR ADC in 90-nm CMOS., , , , und . A-SSCC, Seite 69-72. IEEE, (2011)A 10-bit 320-MS/s low-cost SAR ADC for IEEE 802.11ac applications in 20-nm CMOS.. A-SSCC, Seite 77-80. IEEE, (2014)6.2 A 460mW 112Gb/s DSP-Based Transceiver with 38dB Loss Compensation for Next-Generation Data Centers in 7nm FinFET Technology., , , , , , , , , und 8 andere Autor(en). ISSCC, Seite 118-120. IEEE, (2020)Optimal Sensor Placement for Stay Cable Damage Identification of Cable-Stayed Bridge under Uncertainty., , , und . IJDSN, (2013)28.1 A 0.46mW 5MHz-BW 79.7dB-SNDR noise-shaping SAR ADC with dynamic-amplifier-based FIR-IIR filter., und . ISSCC, Seite 466-467. IEEE, (2017)A 1-µW 10-bit 200-kS/s SAR ADC With a Bypass Window for Biomedical Applications., , , und . IEEE J. Solid State Circuits, 47 (11): 2783-2795 (2012)Enhanced Functional Pathway Annotations for Differentially Expressed Gene Clusters., , , , und . ISBRA, Volume 12304 von Lecture Notes in Computer Science, Seite 352-363. Springer, (2020)27.4 A 0.35mW 12b 100MS/s SAR-assisted digital slope ADC in 28nm CMOS.. ISSCC, Seite 462-463. IEEE, (2016)A 10b 100MS/s 1.13mW SAR ADC with binary-scaled error compensation., , , , , , , und . ISSCC, Seite 386-387. IEEE, (2010)A 5b 800MS/s 2mW asynchronous binary-search ADC in 65nm CMOS., , , , und . ISSCC, Seite 80-81. IEEE, (2009)