Autor der Publikation

Parsimonious Circuits for Error-Tolerant Applications through Probabilistic Logic Minimization.

, , , und . PATMOS, Volume 6951 von Lecture Notes in Computer Science, Seite 204-213. Springer, (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low-Power 32-bit Dual-MAC 120 µW/MHz 1.0 V icyflex1 DSP/MCU Core., , , , , , , und . IEEE J. Solid State Circuits, 44 (7): 2055-2064 (2009)Energy harvesting and power management for autonomous sensor nodes., , , , und . DAC, Seite 1049-1054. ACM, (2012)The First Quartz Electronic Watch.. PATMOS, Volume 2451 von Lecture Notes in Computer Science, Seite 1-15. Springer, (2002)Low-Power Embedded Microprocessor Design., , , , , und . EUROMICRO, Seite 600-605. IEEE Computer Society, (1996)Chronique : Consommation statique. Modèles, évolutions et perspectives.. Technique et Science Informatiques, 26 (5): 623-638 (2007)Double-Latch Clocking Scheme for Low-Power I.P. Cores., , und . PATMOS, Volume 1918 von Lecture Notes in Computer Science, Seite 217-224. Springer, (2000)An Architecture Design Methodology for Minimal Total Power Consumption at Fixed Vdd and Vth., , , und . J. Low Power Electron., 1 (1): 3-10 (2005)A Scalable and Adaptive Technique for Compensating Process Variations and Controlling Leakage and Delay in the FPGA., , und . J. Low Power Electron., 9 (1): 1-8 (2013)Electronics for a greener planet.. ACM Great Lakes Symposium on VLSI, Seite 197-202. ACM, (2013)On minimizing memory in systolic arrays for the dynamic time warping algorithm., und . Integr., 4 (2): 155-173 (1986)