Autor der Publikation

A state recovery design against single-event transient in high-speed phase interpolation clock and data recovery circuit.

, , , , und . ASICON, Seite 339-342. IEEE, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A low-jitter self-biased phase-locked loop for SerDes., , , , , und . ISOCC, Seite 59-60. IEEE, (2016)28nm Fault-Tolerant Hardening-by-Design Frequency Divider for Reducing Soft Errors in Clock and Data Recovery., , , , , und . IEEE Access, (2019)A 40nm/65nm process adaptive low jitter phase-locked loop., , und . ISIC, Seite 500-503. IEEE, (2014)A Radiation-Immune Low-Jitter High-Frequency PLL for SerDes., , , und . NCCET, Volume 600 von Communications in Computer and Information Science, Seite 45-51. Springer, (2017)A radiation hardened low-noise voltage-controlled-oscillator using negative feedback based multipath- current-releasing technology., , , und . ASICON, Seite 241-244. IEEE, (2017)A Single-Event Transient Radiation Hardened Low-Dropout Regulator for LC Voltage-Controlled Oscillator., , , und . Symmetry, 14 (4): 788 (2022)Analysis of Single Events Effects on Supply-Regulated LC-Tank Voltage-Controlled Oscillator., , , , und . ASICON, Seite 1-4. IEEE, (2021)A state recovery design against single-event transient in high-speed phase interpolation clock and data recovery circuit., , , , und . ASICON, Seite 339-342. IEEE, (2017)An adaptive multi-modulus frequency divider., , und . ASICON, Seite 1-4. IEEE, (2013)