Autor der Publikation

An 81.6 GOPS Object Recognition Processor Based on NoC and Visual Image Processing Memory.

, , , , und . CICC, Seite 443-446. IEEE, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 92-mW Real-Time Traffic Sign Recognition System With Robust Illumination Adaptation and Support Vector Machine., , , , , und . IEEE J. Solid State Circuits, 47 (11): 2711-2723 (2012)A 372 ps 64-bit adder using fast pull-up logic in 0.18µm CMOS., , und . ISCAS, IEEE, (2006)Statistical Model Checking for Safety Critical Hybrid Systems: An Empirical Evaluation., , und . Haifa Verification Conference, Volume 7857 von Lecture Notes in Computer Science, Seite 162-177. Springer, (2012)A Practical Tool for Detecting Races in OpenMP Programs., , , und . PaCT, Volume 3606 von Lecture Notes in Computer Science, Seite 321-330. Springer, (2005)An 81.6 GOPS Object Recognition Processor Based on NoC and Visual Image Processing Memory., , , , und . CICC, Seite 443-446. IEEE, (2007)DFX: A Low-latency Multi-FPGA Appliance for Accelerating Transformer-based Text Generation., , , , , , und . MICRO, Seite 616-630. IEEE, (2022)A Dual-Mode Similarity Search Accelerator based on Embedding Compression for Online Cross-Modal Image-Text Retrieval., , , und . FCCM, Seite 1-9. IEEE, (2022)OpenMDS: An Open-Source Shell Generation Framework for High-Performance Design on Multi-Die FPGAs., , und . FCCM, Seite 1. IEEE, (2022)A 118.4GB/s multi-casting network-on-chip for real-time object recognition processor., , , , , und . ESSCIRC, Seite 400-403. IEEE, (2009)FSHMEM: Supporting Partitioned Global Address Space on FPGAs for Large-Scale Hardware Acceleration Infrastructure., , und . FPL, Seite 218-224. IEEE, (2022)