Autor der Publikation

An Inductor-First Single-Inductor Multiple-Output Hybrid DC-DC Converter With Integrated Flying Capacitor for SoC Applications.

, , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 69 (12): 4823-4836 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An Innovative, Segmented High Performance FPGA Family with Variable-Grain-Architecture and Wide-Gating Functions., , , , , , , , und . FPGA, Seite 17-26. ACM, (1999)A Sub-1V Analog-Assisted Inverter-Based Digital Low-Dropout Regulator with a Fast Response Time at 25mA/100ps and 99.4% Current Efficiency., , , , , , und . CICC, Seite 1-4. IEEE, (2019)Analog-Assisted Digital Capacitorless Low-Dropout Regulator Supporting Wide Load Range., , , , , , , und . IEEE Trans. Ind. Electron., 66 (3): 1799-1808 (2019)Fully Integrated Buck Converter with 78% Efficiency at 365mW Output Power Enabled by Switched-Inductor Capacitor Topology and Inductor Current Reduction Technique., , , , , und . ISSCC, Seite 152-154. IEEE, (2019)An Inductor-First Single-Inductor Multiple-Output Hybrid DC-DC Converter With Integrated Flying Capacitor for SoC Applications., , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 69 (12): 4823-4836 (2022)A Dual-Output Step-Down Switched-Capacitor Voltage Regulator With a Flying Capacitor Crossing Technique for Enhanced Power Efficiency., , , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 27 (12): 2861-2871 (2019)Extracting curved text lines using the chain composition and the expanded grouping method., , und . DRR, Volume 6815 von SPIE Proceedings, Seite 68150U. SPIE, (2008)A Wide Output Voltage Range Single-Input-Multi-Output Hybrid DC-DC Converter Achieving 87.5% Peak Efficiency With a Fast Response Time and Low Cross Regulation for DVFS Applications., , , , , und . CICC, Seite 1-4. IEEE, (2020)