Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Realtime FPGA-based processing unit for a high-resolution automotive MIMO radar platform, , , und . Radar Conference (EuRAD), 2015 European, Seite 213-216. (September 2015)FLINT: Layout-oriented FPGA-based methodology for fault tolerant ASIC design, , , , und . 2015 Design, Automation Test in Europe Conference Exhibition (DATE), Seite 297-300. (März 2015)Dynamic Self-Reconfiguration of a MIPS-Based Soft-Processor Architecture, , , , , und . 2016 IEEE International Parallel and Distributed Processing Symposium Workshops (IPDPSW), Seite 172-180. (Mai 2016)Customized high performance low power processor for binaural speaker localization, , , , , , , , , und . 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), IEEE, (Dezember 2016)CereBridge: An Efficient, FPGA-based Real-Time Processing Platform for True Mobile Brain-Computer Interfaces*, , und . 2020 42nd Annual International Conference of the IEEE Engineering in Medicine Biology Society (EMBC), Seite 4046-4050. (2020)FLINT+: A runtime-configurable emulation-based stochastic timing analysis framework, , , , , und . Integration, the VLSI Journal, (2019)FIR-filter design with spatial and frequency design constraints using evolution strategies, , und . Signal Processing, 68 (3): 295--306 (24.08.1998)Neurophysiologic correlates of implicit face memory in intracranial visual evoked potentials, , , , , , und . Neurology, 49 (5): 1312-1316 (1997)FNOCEE: A framework for NoC evaluation by FPGA-based emulation, , , , und . Embedded Computer Systems: Architectures, Modeling, and Simulation (SAMOS), 2015 International Conference on, Seite 86-95. (Juli 2015)An area efficient real- and complex-valued multiply-accumulate SIMD unit for digital signal processors, , und . Signal Processing Systems (SiPS), 2015 IEEE Workshop on, Seite 1-6. (Oktober 2015)