Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An interference-robust receiver for ultra-wideband radio in SiGe BiCMOS technology., , , , , , , , , und . IEEE J. Solid State Circuits, 40 (12): 2563-2572 (2005)A 480 mW 2.6 GS/s 10b Time-Interleaved ADC With 48.5 dB SNDR up to Nyquist in 65 nm CMOS., , , , und . IEEE J. Solid State Circuits, 46 (12): 2821-2833 (2011)An 11b 3.6GS/s time-interleaved SAR ADC in 65nm CMOS., , , , , , , , und . ISSCC, Seite 464-465. IEEE, (2013)A fast-hopping single-PLL 3-band MB-OFDM UWB synthesizer., , und . IEEE J. Solid State Circuits, 41 (7): 1522-1529 (2006)CMOS V-I converter with 75dB SFDR and 360μW power consumption., , , , und . ESSCIRC, Seite 235-238. IEEE, (2004)A low power implementation for the transmit path of a UWB transceiver., , , , , , , , , und 1 andere Autor(en). CICC, Seite 149-152. IEEE, (2005)Design of high-performance asynchronous sigma delta modulators with a binary quantizer with hysteresis., , , , und . CICC, Seite 181-184. IEEE, (2004)A Broadband Receive Chain in 65nm CMOS., , , , , , und . ISSCC, Seite 418-612. IEEE, (2007)A fast-hopping single-PLL 3-band UWB synthesizer in 0.25μm SiGe BiCMOS., , und . ESSCIRC, Seite 173-176. IEEE, (2005)A 0.6-to-10GHz Receiver Front-End in 45nm CMOS., , , , und . ISSCC, Seite 128-129. IEEE, (2008)