Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 13.56 Mbps PSK receiver for very high data rate 13.56MHz smart card and NFC applications., , , , und . ICCE, Seite 180-182. IEEE, (2012)A fast-hopping single-PLL 3-band MB-OFDM UWB synthesizer., , und . IEEE J. Solid State Circuits, 41 (7): 1522-1529 (2006)A low power implementation for the transmit path of a UWB transceiver., , , , , , , , , und 1 andere Autor(en). CICC, Seite 149-152. IEEE, (2005)A WiMedia-Compliant UWB Transceiver in 65nm CMOS., , , , , , und . ISSCC, Seite 112-590. IEEE, (2007)A 65nm CMOS inductorless triple-band-group WiMedia UWB PHY., , , , , , , , , und 5 andere Autor(en). ISSCC, Seite 410-411. IEEE, (2009)A Broadband Receive Chain in 65nm CMOS., , , , , , und . ISSCC, Seite 418-612. IEEE, (2007)A 0.6-to-10GHz Receiver Front-End in 45nm CMOS., , , , und . ISSCC, Seite 128-129. IEEE, (2008)A fast-hopping single-PLL 3-band UWB synthesizer in 0.25μm SiGe BiCMOS., , und . ESSCIRC, Seite 173-176. IEEE, (2005)An interference-robust receiver for ultra-wideband radio in SiGe BiCMOS technology., , , , , , , , , und . IEEE J. Solid State Circuits, 40 (12): 2563-2572 (2005)A 2.5-10-GHz clock multiplier unit with 0.22-ps RMS jitter in standard 0.18-μm CMOS., , , , und . IEEE J. Solid State Circuits, 39 (11): 1862-1872 (2004)