Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A new efficient SC integrator scheme for high-speed low-power applications., , und . I. J. Circuit Theory and Applications, 40 (8): 733-744 (2012)Operating mode analysis of deep-submicron CMOS buffers driving inductive interconnects.. ICECS, Seite 491-494. IEEE, (2003)Settling Time Optimization for Three-Stage CMOS Amplifier Topologies., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 56-I (12): 2569-2582 (2009)Corrections to "Settling Time Optimization for Three-Stage CMOS Amplifier Topologies" Dec 09 2569-2582., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 57-I (7): 1812-1813 (2010)Special session: IEEE Real World Engineering Projects: Discovery-based curriculum modules for first-year students., , , , , , , , , und . FIE, Seite 1-2. IEEE Computer Society, (2012)Design approach for high-bandwidth low-power three-stage operational amplifiers., , , und . I. J. Circuit Theory and Applications, 40 (3): 263-273 (2012)Design of a 75-nW, 0.5-V subthreshold complementary metal-oxide-semiconductor operational amplifier., , , , und . I. J. Circuit Theory and Applications, 42 (9): 967-977 (2014)A Simple MOSFET Parasitic Capacitance Model and Its Application to Repeater Insertion Technique., , und . PATMOS, Volume 4148 von Lecture Notes in Computer Science, Seite 311-318. Springer, (2006)Settling Time Minimization of Operational Amplifiers., , und . PATMOS, Volume 4644 von Lecture Notes in Computer Science, Seite 107-116. Springer, (2007)A Time-Domain Model for Power Dissipation of CMOS Buffers Driving Lossy Transmission Lines., und . EUROMICRO, Seite 1204-1208. IEEE Computer Society, (1999)