Autor der Publikation

A space- and energy-efficient code Compression/Decompression technique for coarse-grained reconfigurable architectures.

, , , , , , , , und . CGO, Seite 197-209. ACM, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A space- and energy-efficient code Compression/Decompression technique for coarse-grained reconfigurable architectures., , , , , , , , und . CGO, Seite 197-209. ACM, (2017)S3NAS: Fast NPU-aware Neural Architecture Search Methodology., , und . CoRR, (2020)Analysis of the Effect of Off-chip Memory Access on the Performance of an NPU System., , , und . ISQED, Seite 13-18. IEEE, (2022)C-GOOD: C-code generation framework for optimized on-device deep learning., , , , und . ICCAD, Seite 105. ACM, (2018)Incremental training of CNNs for user customization: work-in-progress., , , , , , , , , und 1 andere Autor(en). CASES, Seite 9:1-9:2. ACM, (2017)Real-time co-scheduling of multiple dataflow graphs on multi-processor systems., , , und . DAC, Seite 159:1-159:6. ACM, (2016)Joint optimization of speed, accuracy, and energy for embedded image recognition systems., , , , und . DATE, Seite 715-720. IEEE, (2018)Multi-Bank On-Chip Memory Management Techniques for CNN Accelerators., , und . IEEE Trans. Computers, 71 (5): 1181-1193 (2022)SNAS: Fast Hardware-Aware Neural Architecture Search Methodology., , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (11): 4826-4836 (2022)Architectures and algorithms for user customization of CNNs., , , , , , , , , und 1 andere Autor(en). ASP-DAC, Seite 540-547. IEEE, (2018)