Autor der Publikation

A 14-b 20-MS/s 78.8 dB-SNDR Energy-Efficient SAR ADC With Background Mismatch Calibration and Noise-Reduction Techniques for Portable Medical Ultrasound Systems.

, , , und . IEEE Trans. Biomed. Circuits Syst., 16 (2): 200-210 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Utilization of Negative-Capacitance FETs to Boost Analog Circuit Performances., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 27 (12): 2855-2860 (2019)A 10-Bit 5 MS/s VCO-SAR ADC in 0.18-µm CMOS., , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 66-II (1): 26-30 (2019)An Energy-Efficient Switching Scheme for Low-Power SAR ADC Design., und . Journal of Circuits, Systems, and Computers, 27 (1): 1850015:1-1850015:11 (2018)A Time-Domain Reconfigurable Second-Order Noise Shaping ADC With Single Fan-Out Gated Delay Cells., , , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 31 (6): 902-905 (Juni 2023)A reconfigurable 8-to-12-b 10-MS/s energy-efficient two-step ADC., und . Microelectron. J., (2023)An energy-efficient switching scheme based on a splitting structure., und . Microelectron. J., (2023)A 99.93% energy-efficient switching scheme for SAR ADC without switching energy in the first three MSBs., und . Microelectron. J., (2023)A configurable area-efficient LCoS chip design with centrosymmetric pixel array., , und . Microelectron. J., (2023)A 5 MHz-BW 71.7-dB SNDR two-step hybrid-domain ADC in 65-nm CMOS., , und . Microelectron. J., (2021)A Gain-Tunable Output Buffer for Audio-DAC with Common-Mode Output Independent of Gain Variation., und . Journal of Circuits, Systems, and Computers, 24 (7): 1550106:1-1550106:16 (2015)