Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 4.5Tb/s 3.4Tb/s/W 64×64 switch fabric with self-updating least-recently-granted priority and quality-of-service arbitration in 45nm CMOS., , , , , , , und . ISSCC, Seite 478-480. IEEE, (2012)µRNG: A 300-950 mV, 323 Gbps/W All-Digital Full-Entropy True Random Number Generator in 14 nm FinFET CMOS., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 51 (7): 1695-1704 (2016)Centip3De: A 64-core, 3D stacked, near-threshold system., , , , , , , , , und 5 andere Autor(en). Hot Chips Symposium, Seite 1-30. IEEE, (2012)250mV-950mV 1.1Tbps/W double-affine mapped Sbox based composite-field SMS4 encrypt/decrypt accelerator in 14nm tri-gate CMOS., , , , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2016)An All-Digital Unified Static/Dynamic Entropy Generator Featuring Self-Calibrating Hierarchical Von Neumann Extraction for Secure Privacy-Preserving Mutual Authentication in IoT Mote Platforms., , , , , , , , und . VLSI Circuits, Seite 169-170. IEEE, (2018)A 435MHz, 2.5Mbps/W Side-Channel-Attack Resistant Crypto-Processor for Secure RSA-4K Public-Key Encryption in 14nm CMOS., , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2020)A 280mV 3.1pJ/code Huffman Decoder for DEFLATE Decompression Featuring Opportunistic Code Skip and 3-way Symbol Generation in 14nm Tri-gate CMOS., , , , , , , , , und . A-SSCC, Seite 263-266. IEEE, (2018)Swizzle-Switch Networks for Many-Core Systems., , , , , , , , , und 2 andere Autor(en). IEEE J. Emerg. Sel. Topics Circuits Syst., 2 (2): 278-294 (2012)Swizzle Switch: A self-arbitrating high-radix crossbar for NoC systems., , , , , , , , , und 2 andere Autor(en). Hot Chips Symposium, Seite 1-44. IEEE, (2012)Centip3De: A 64-Core, 3D Stacked Near-Threshold System., , , , , , , , , und 5 andere Autor(en). IEEE Micro, 33 (2): 8-16 (2013)