Autor der Publikation

5.6 Mb/mm2 1R1W 8T SRAM Arrays Operating Down to 560 mV Utilizing Small-Signal Sensing With Charge Shared Bitline and Asymmetric Sense Amplifier in 14 nm FinFET CMOS Technology.

, , , , , , und . IEEE J. Solid State Circuits, 52 (1): 229-239 (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Unsignalized intersections: Can ITS offer improved efficiency and safety?, , , und . ITSC, Seite 1948-1953. IEEE, (2011)Foreword: Silicon systems for the Internet of Everything.. ISSCC, Seite 5. IEEE, (2016)2nd generation embedded DRAM with 4X lower self refresh power in 22nm Tri-Gate CMOS technology., , , , , , , , , und 2 andere Autor(en). VLSIC, Seite 1-2. IEEE, (2014)Circuit Design in Nano-Scale CMOS Technologies.. A-SSCC, Seite 1-4. IEEE, (2018)Double Anchor R-CNN for Human Detection in a Crowd., , , , , und . CoRR, (2019)A Machine Learning Based Approach to Identify SQL Injection Vulnerabilities.. ASE, Seite 1286-1288. IEEE, (2019)A 1.1 GHz 12 µA/Mb-Leakage SRAM Design in 65 nm Ultra-Low-Power CMOS Technology With Integrated Leakage Reduction for Mobile Applications., , , , , , , , , und 7 andere Autor(en). IEEE J. Solid State Circuits, 43 (1): 172-179 (2008)A High-Density Metal-Fuse Technology Featuring a 1.6 V Programmable Low-Voltage Bit Cell With Integrated 1 V Charge Pumps in 22 nm Tri-Gate CMOS., , , , , und . IEEE J. Solid State Circuits, 51 (4): 1003-1008 (2016)A 3.8 GHz 153 Mb SRAM Design With Dynamic Stability Enhancement and Leakage Reduction in 45 nm High-k Metal Gate CMOS Technology., , , , , , , , , und . IEEE J. Solid State Circuits, 44 (1): 148-154 (2009)Process, Temperature, and Supply-Noise Tolerant 45nm Dense Cache Arrays With Diffusion-Notch-Free (DNF) 6T SRAM Cells and Dynamic Multi-Vcc Circuits., , , , , , , , , und 3 andere Autor(en). IEEE J. Solid State Circuits, 44 (4): 1199-1208 (2009)