Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Real-time H.264/AVC baseline decoder implementation on TMS320C6416., , , , und . J. Real-Time Image Processing, 7 (4): 215-232 (2012)Analysis of Coding and Transfer of Arien Video Sequences from H.264 Standard., , , und . ATSIP, Seite 1-5. IEEE, (2020)Hardware implementation of PSO-based approximate DST transform for VVC standard., , , , und . J. Real Time Image Process., 19 (1): 87-101 (2022)Hardware Design and Implementation of Adaptive Multiple Transforms for the Versatile Video Coding Standard., , , , und . IEEE Trans. Consumer Electronics, 64 (4): 424-432 (2018)Analysis and Optimization of UB Video's H.264 Baseline Encoder Implementation on Texas Instruments' TMS320DM642 DSP., , , und . ICIP, Seite 3277-3280. IEEE, (2006)Toward an optimal residual frame coding for DWT based video codec., , , , und . ICECS, Seite 876-879. IEEE, (2009)Settling accuracy and noise performances in switched current grounded gate class AB memory cells., , und . ICECS, Seite 687-690. IEEE, (2003)HW/SW Codesign of the H.263 Video Coder., , , , , und . CCECE, Seite 783-787. IEEE, (2006)An Efficient HW/SW Implementation of the H.263 Video Coder in FPGA., , , , , und . ICECS, Seite 814-817. IEEE, (2006)An optimized hardware architecture of 4×4, 8×8, 16×16 and 32×32 inverse transform for HEVC., , , und . ATSIP, Seite 264-267. IEEE, (2016)