Autor der Publikation

4.5 A 64Gb/s 1.4pJ/b/element 60GHz 2×2-Element Phased-Array Receiver with 8b/symbol Polarization MIMO and Spatial Interference Tolerance.

, , , , , und . ISSCC, Seite 84-86. IEEE, (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design considerations for low-power receiver front-end in high-speed data links., , , , und . CICC, Seite 1-8. IEEE, (2013)Strong Injection Locking in Low- Q LC Oscillators: Modeling and Application in a Forwarded-Clock I/O Receiver., , , , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 56-I (8): 1818-1829 (2009)A Scalable 32-to-56Gb/s 0.56-to-1.28pJ/b Voltage-Mode VCSEL-Based Optical Transmitter in 28nm CMOS., , , , , , , , und . CICC, Seite 1-2. IEEE, (2021)A 112 Gb/s PAM4 Transmitter with Silicon Photonics Microring Modulator and CMOS Driver., , , , , , , , , und . OFC, Seite 1-3. IEEE, (2019)A 42.2Gb/s 4.3pJ/b 60GHz Digital Transmitter with 12b/Symbol Polarization MIMO., , , , , , und . ISSCC, Seite 172-174. IEEE, (2019)Strong injection locking of low-Q LC oscillators., , , , , , , und . CICC, Seite 699-702. IEEE, (2008)An on-die all-digital delay measurement circuit with 250fs accuracy., , und . VLSIC, Seite 98-99. IEEE, (2012)A 60-GHz Transceiver and Baseband With Polarization MIMO in 28-nm CMOS., , , , , , , , , und . IEEE J. Solid State Circuits, 53 (12): 3613-3627 (2018)A 4-32 Gb/s Bidirectional Link With 3-Tap FFE/6-Tap DFE and Collaborative CDR in 22 nm CMOS., , , , , , , , , und 6 andere Autor(en). IEEE J. Solid State Circuits, 49 (12): 3079-3090 (2014)A 20Gb/s Forwarded Clock Transceiver in 90nm CMOS B., , , , , , , und . ISSCC, Seite 263-272. IEEE, (2006)