Autor der Publikation

Interactive presentation: Improving the fault tolerance of nanometric PLA designs.

, , , , und . DATE, Seite 570-575. EDA Consortium, San Jose, CA, USA, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Comparison of a Timing-Error Tolerant Scheme with a Traditional Re-transmission Mechanism for Networks on Chips., , , , , , und . SoC, Seite 1-4. IEEE, (2006)Quest for the ultimate network-on-chip: the NaNoC project., , , , , , , , und . INA-OCMC@HiPEAC, Seite 43-46. ACM, (2012)Tackling the bottleneck of delay tables in 3D ultrasound imaging., , , , , , und . DATE, Seite 1683-1688. ACM, (2015)A Network Traffic Generator Model for Fast Network-on-Chip Simulation., , , , , und . DATE, Seite 780-785. IEEE Computer Society, (2005)Supporting vertical links for 3D networks-on-chip: toward an automated design and analysis flow., , und . Nano-Net, Seite 15. ICST/ACM, (2007)A post-compiler approach to scratchpad mapping of code., , , , und . CASES, Seite 259-267. ACM, (2004)An efficient profile-based algorithm for scratchpad memory partitioning., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 24 (11): 1660-1676 (2005)A Reactive and Cycle-True IP Emulator for MPSoC Exploration., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 27 (1): 109-122 (2008)Contrasting a NoC and a traditional interconnect fabric with layout awareness., , , , und . DATE, Seite 124-129. European Design and Automation Association, Leuven, Belgium, (2006)Single-FPGA complete 3D and 2D medical ultrasound imager., , , , , , , und . DASIP, Seite 1-6. IEEE, (2017)