Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 0.5-to-0.75V, 3-to-8 Gbps/lane, 385-to-790 fJ/b, bi-directional, quad-lane forwarded-clock transceiver in 22nm CMOS., , , , , , und . VLSIC, Seite 346-. IEEE, (2015)A 3D-integrated 8λ × 32 Gbps λ Silicon Photonic Microring-based DWDM Transmitter., , , , , , , , , und 4 andere Autor(en). CICC, Seite 1-2. IEEE, (2023)A scalable 0.128-to-1Tb/s 0.8-to-2.6pJ/b 64-lane parallel I/O in 32nm CMOS., , , , , , , , , und . ISSCC, Seite 402-403. IEEE, (2013)integrated dual-polarization silicon photonic transceiver with automated polarization control., , , , , , , , und . OFC, Seite 1-3. IEEE, (2023)A noise-tolerant dynamic circuit design technique., und . CICC, Seite 425-428. IEEE, (2000)Strong injection locking of low-Q LC oscillators., , , , , , , und . CICC, Seite 699-702. IEEE, (2008)A 4-32 Gb/s Bidirectional Link With 3-Tap FFE/6-Tap DFE and Collaborative CDR in 22 nm CMOS., , , , , , , , , und 6 andere Autor(en). IEEE J. Solid State Circuits, 49 (12): 3079-3090 (2014)26.2 A 205mW 32Gb/s 3-Tap FFE/6-tap DFE bidirectional serial link in 22nm CMOS., , , , , , , , , und 6 andere Autor(en). ISSCC, Seite 440-441. IEEE, (2014)A 106 Gb/s 2.5 Vppd Linear Microring Modulator Driver with Integrated Photocurrent Sensor in 28nm CMOS., , , , , , und . OFC, Seite 1-3. IEEE, (2022)Noise-Tolerant Digital System Design. University of Illinois Urbana-Champaign, USA, (2004)