Autor der Publikation

Lagopus FPGA - A reprogrammable data plane for high-performance software SDN switches.

, , , und . Hot Chips Symposium, Seite 1. IEEE, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Flow Cache Cleansing with FPGA Hash Pipe for Highly Stabilized Software Data Plane., , , , , , , , , und . HPSR, Seite 1-6. IEEE, (2018)Fingerprint Verification Using Perturbation Method., , , und . MVA, Seite 424-427. (2007)10G/1G dual-rate EPON OLT LSI with dual encryption modes alternated using DBA-information-based algorithm control., , , , , und . ISOCC, Seite 357-360. IEEE, (2011)Hash-table and balanced-tree based FIB architecture for CCN routers., , , , , , und . ISOCC, Seite 67-68. IEEE, (2016)Logic and Analog Test Schemes for a Single-Chip Pixel-Parallel Fingerprint Identification LSI., , , , , , , und . IEICE Trans. Electron., 90-C (10): 1892-1899 (2007)Fingerprint Image Enhancement by Pixel-Parallel Processing., , , , , , , und . ICPR (3), Seite 752-755. IEEE Computer Society, (2002)Lagopus FPGA - A reprogrammable data plane for high-performance software SDN switches., , , und . Hot Chips Symposium, Seite 1. IEEE, (2015)Fingerprint Image Enhancement and Rotation Schemes for a Single-Chip Fingerprint Sensor and Identifier., , , , , , , , , und . IEICE Trans. Electron., 89-C (4): 540-550 (2006)A 500-dpi cellular-logic processing array for fingerprint-image enhancement and verification., , , , , , , , und . CICC, Seite 261-264. IEEE, (2002)A Fingerprint Verification Algorithm Using the Differential Matching Rate., , , , , , und . ICPR (3), Seite 799-802. IEEE Computer Society, (2002)