Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Coupling TDM NoC and DRAM controller for cost and performance optimization of real-time systems., , und . DATE, Seite 1-6. European Design and Automation Association, (2014)BrainTTA: A 28.6 TOPS/W Compiler Programmable Transport-Triggered NN SoC., , , , und . ICCD, Seite 78-85. IEEE, (2023)PetaOps/W edge-AI $\mu$ Processors: Myth or reality?, , , , , , , , , und 18 andere Autor(en). DATE, Seite 1-6. IEEE, (2023)The Hardware Foundation of 6G: The NEW-6G Approach., , , , , , , , , und 1 andere Autor(en). EuCNC, Seite 423-428. IEEE, (2022)Hardware-aware training of models with synaptic delays for digital event-driven neuromorphic processors., , , , , , , , und . CoRR, (2024)Run-time Non-uniform Quantization for Dynamic Neural Networks in Wireless Communication., , und . ASPDAC, Seite 915-920. IEEE, (2024)Towards ASIP Architecture-Driven Algorithm Development., , und . IESS, Volume 576 von IFIP Advances in Information and Communication Technology, Seite 91-100. Springer, (2019)Architecture and optimal configuration of a real-time multi-channel memory controller., , und . DATE, Seite 1307-1312. EDA Consortium San Jose, CA, USA / ACM DL, (2013)Digital Predistortion with Compressed Observations for Cloud-Based Learning., , , , , und . SiPS, Seite 40-45. IEEE, (2021)Dilate-Invariant Temporal Convolutional Network for Real-Time Edge Applications., , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 69 (3): 1210-1220 (2022)