Autor der Publikation

Circuit design techniques for the high-performance CMOS IBM S/390 Parallel Enterprise Server G4 microprocessor.

, , , , , , , , , , und . IBM J. Res. Dev., 41 (4&5): 489-504 (1997)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

On-chip timing uncertainty measurements on IBM microprocessors., , , , , , , , und . ITC, Seite 1-7. IEEE Computer Society, (2007)A 5.6GHz 64kB Dual-Read Data Cache for the POWER6TM Processor., , , , , , , , , und 2 andere Autor(en). ISSCC, Seite 2564-2571. IEEE, (2006)Testing the 400-MHz IBM Generation-4 CMOS Chip., , , , , und . ITC, Seite 106-114. IEEE Computer Society, (1997)Circuit and Physical Design Implementation of the Microprocessor Chip for the zEnterprise System., , , , , , , , , und 9 andere Autor(en). IEEE J. Solid State Circuits, 47 (1): 151-163 (2012)Testing the IBM Power 7™ 4 GHz eight core microprocessor., , , , , , , , , und . ITC, Seite 49-58. IEEE Computer Society, (2010)The attack of the "Holey Shmoos": a case study of advanced DFD and picosecond imaging circuit analysis (PICA)., , , , , , , , , und . ITC, Seite 883-891. IEEE Computer Society, (1999)On-chip Timing Uncertainty Measurements on IBM Microprocessors., , , , , , , , und . ITC, Seite 1-7. IEEE Computer Society, (2008)A 5.2GHz microprocessor chip for the IBM zEnterprise™ system., , , , , , , , , und 17 andere Autor(en). ISSCC, Seite 70-72. IEEE, (2011)Microprocessor test and test tool methodology for the 500 MHz IBM S/390 G5 chip., , , , , und . ITC, Seite 717-726. IEEE Computer Society, (1998)Case Study of Advanced Diagnostic Techniques for Multi Port Register File., , , , , , , und . NATW, Seite 1-9. IEEE, (2019)