Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An introduction to implementation attacks and countermeasures.. MEMOCODE, Seite 108-115. IEEE, (2009)Evaluation of the Masked Logic Style MDPL on a Prototype Chip., , , und . CHES, Volume 4727 von Lecture Notes in Computer Science, Seite 81-94. Springer, (2007)Practical Attacks on Masked Hardware., , und . CT-RSA, Volume 5473 von Lecture Notes in Computer Science, Seite 211-225. Springer, (2009)Masked Dual-Rail Pre-charge Logic: DPA-Resistance Without Routing Constraints., und . CHES, Volume 3659 von Lecture Notes in Computer Science, Seite 172-186. Springer, (2005)Side channel analysis resistant design flow., , , , , , , und . ISCAS, IEEE, (2006)Kapazitätsorientierte dynamische Losgrößen- und Ablaufplanung bei Sortenproduktion. Kovaÿéc, Hamburg, (1993)Algebraic Side-Channel Analysis in the Presence of Errors., , , und . CHES, Volume 6225 von Lecture Notes in Computer Science, Seite 428-442. Springer, (2010)Area, Delay, and Power Characteristics of Standard-Cell Implementations of the AES S-Box., , , und . J. Signal Process. Syst., 50 (2): 251-261 (2008)Evaluation of a DPA-Resistant Prototype Chip., und . ACSAC, Seite 43-50. IEEE Computer Society, (2009)Potential and Challenges of Harmonizing 40 Years of AVHRR Data: The TIMELINE Experience., , , , , , , , , und 19 andere Autor(en). Remote. Sens., 13 (18): 3618 (2021)