Autor der Publikation

Dr. CU 2.0: A Scalable Detailed Routing Framework with Correct-by-Construction Design Rule Satisfaction.

, , , , und . ICCAD, Seite 1-7. ACM, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Neural-ILT 2.0: Migrating ILT to Domain-Specific and Multitask-Enabled Neural Network., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (8): 2671-2684 (2022)Exploring Rule-Free Layout Decomposition via Deep Reinforcement Learning., , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 42 (9): 3067-3077 (September 2023)Neural-ILT: Migrating ILT to Neural Networks for Mask Printability and Complexity Co-optimization., , , , , und . ICCAD, Seite 20:1-20:9. IEEE, (2020)FIT: Fill Insertion Considering Timing., , , , , , , und . DAC, Seite 221. ACM, (2019)Detailed routing by sparse grid graph and minimum-area-captured path search., , , , , und . ASP-DAC, Seite 754-760. ACM, (2019)A fast machine learning-based mask printability predictor for OPC acceleration., , , und . ASP-DAC, Seite 412-419. ACM, (2019)CU.POKer: Placing DNNs on Wafer-Scale Al Accelerator with Optimal Kernel Sizing., , , , , , und . ICCAD, Seite 142:1-142:9. IEEE, (2020)CU.POKer: Placing DNNs on WSE With Optimal Kernel Sizing and Efficient Protocol Optimization., , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (6): 1888-1901 (2022)Building up End-to-end Mask Optimization Framework with Self-training., , , und . ISPD, Seite 63-70. ACM, (2021)A2-ILT: GPU accelerated ILT with spatial attention mechanism., , , und . DAC, Seite 967-972. ACM, (2022)