Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Integrating bio-sensing functions on CMOS chips., , , , , , und . APCCAS, Seite 548-551. IEEE, (2010)Load Optimization of an Inductive Power Link for Remote Powering of Biomedical Implants., , , , , , und . ISCAS, Seite 533-536. IEEE, (2009)Full-custom CMOS realization of a high-performance binary sorting engine with linear area-time complexity., , und . ISCAS (5), Seite 453-456. IEEE, (2003)Breaking the Power-Delay Tradeoff: Design of Low-Power High-Speed MOS Current-Mode Logic Circuits Operating with Reduced Supply Voltage., und . ISCAS, Seite 1871-1874. IEEE, (2007)Robust and fault-tolerant circuit design for nanometer-scale devices and single-electron transistors., und . ISCAS (3), Seite 685-688. IEEE, (2004)Co-Design of ReRAM Passive Crossbar Arrays Integrated in 180 nm CMOS Technology., , , , , , , , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 6 (3): 339-351 (2016)Multiterminal Memristive Nanowire Devices for Logic and Memory Applications: A Review., , und . Proc. IEEE, 100 (6): 2008-2020 (2012)ILLIADS: a fast timing and reliability simulator for digital MOS circuits., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 12 (9): 1387-1402 (1993)A low-power, multichannel gated oscillator-based CDR for short-haul applications., , , und . ISLPED, Seite 107-110. ACM, (2005)Power-gated MOS current mode logic (PG-MCML): a power aware DPA-resistant standard cell library., , , , , und . DAC, Seite 1014-1019. ACM, (2011)