Autor der Publikation

A 409mV, Sub-10nW Power-on Reset Circuit Using Adaptive Accuracy Adjustment for Low Voltage Applications.

, , , , und . ISCAS, Seite 1-5. IEEE, (2024)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 1-8b Reconfigurable Digital SRAM Compute-in-Memory Macro for Processing Neural Networks., , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 71 (4): 1602-1614 (April 2024)Cross-domain adaptive transfer reinforcement learning based on state-action correspondence., , , , und . UAI, Volume 180 von Proceedings of Machine Learning Research, Seite 2299-2309. PMLR, (2022)Dynamic Decision Correction Framework Integrating Path Optimization and Incomplete Information Handling., , , , und . GAIIS, Seite 632-642. ACM, (2025)A 0.5V 36nW 10-Transistor Power-on-Reset Circuit with High Accuracy., , , und . ISCAS, Seite 1-5. IEEE, (2021)A robust, subthreshold 12T SRAM bitcell with BL leakage compensation and bit-interleaving capability., , , , und . IEICE Electron. Express, 15 (20): 20180758 (2018)Transfer Reinforcement Learning Based Negotiating Agent Framework., , , , , und . PAKDD (2), Volume 13936 von Lecture Notes in Computer Science, Seite 386-397. Springer, (2023)An energy-efficient readout method based on weight-flip-store coding and quantization cycle skipping technology for computing in memory., , , , und . IEICE Electron. Express, 22 (3): 20240694 (2025)Transfer Learning based Agent for Automated Negotiation., , , , und . AAMAS, Seite 2895-2898. ACM, (2023)A 409mV, Sub-10nW Power-on Reset Circuit Using Adaptive Accuracy Adjustment for Low Voltage Applications., , , , und . ISCAS, Seite 1-5. IEEE, (2024)A Charge Domain SRAM Computing-in-Memory Macro With Quantized Interval-Optimized ADC and Input Bit-Level Sparsity-Optimized P2O-DAC for 8-b MAC Operation., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 33 (5): 1467-1471 (Mai 2025)