Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 60 GHz Power Amplifier With 14.5 dBm Saturation Power and 25% Peak PAE in CMOS 65 nm SOI., , , , , , , , und . IEEE J. Solid State Circuits, 45 (7): 1286-1294 (2010)A 2.1-to-2.8GHz all-digital frequency synthesizer with a time-windowed TDC., , , , und . ISSCC, Seite 470-471. IEEE, (2010)A 1 Tb/s 3 W Inductive-Coupling Transceiver for 3D-Stacked Inter-Chip Clock and Data Link., , , , , , , , und . IEEE J. Solid State Circuits, 42 (1): 111-122 (2007)Real-time current-waveform sensor with plugless energy harvesting from AC power lines for home/building energy-management systems., , , und . ISSCC, Seite 220-222. IEEE, (2011)Channel-Count-Independent BIST for Multi-Channel SerDes., und . IEICE Trans. Electron., 89-C (3): 314-319 (2006)A 60GHz power amplifier with 14.5dBm saturation power and 25% peak PAE in CMOS 65nm SOI., , , , , , , , und . ESSCIRC, Seite 168-171. IEEE, (2009)A 1Tb/s 3W inductive-coupling transceiver for inter-chip clock and data link., , , , , , , , und . ISSCC, Seite 1676-1685. IEEE, (2006)Optical interconnect technologies for high-speed VLSI chips using silicon nano-photonics., , , , , , , , , und 2 andere Autor(en). ISSCC, Seite 1686-1695. IEEE, (2006)A 0.10 μm CMOS, 1.2 V, 2 GHz phase-locked loop with gain compensation VCO., , , , , , , , , und 1 andere Autor(en). CICC, Seite 213-216. IEEE, (2001)Optical interconnection as an IP macro of a CMOS library., , , , , , , , , und 2 andere Autor(en). Hot Interconnects, Seite 31-35. IEEE Computer Society, (2001)