Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 280nW, 100kHz, 1-cycle start-up time, on-chip CMOS relaxation oscillator employing a feedforward period control scheme., , , , , , und . VLSIC, Seite 16-17. IEEE, (2012)Power-conscious interconnect buffer optimization with improved modeling of driver MOSFET and Its implications to bulk and SOI CMOS technology., und . ISLPED, Seite 24-29. ACM, (2002)Design methodology and optimization strategy for dual-VTH scheme using commercially available tools., , und . ISLPED, Seite 283-286. ACM, (2001)A Ternary Based Bit Scalable, 8.80 TOPS/W CNN accelerator with Many-core Processing-in-memory Architecture with 896K synapses/mm2., , , und . VLSI Circuits, Seite 248-. IEEE, (2019)20.3 A 23.9TOPS/W @ 0.8V, 130TOPS AI Accelerator with 16× Performance-Accelerable Pruning in 14nm Heterogeneous Embedded MPU for Real-Time Robot Applications., , , , , , , und . ISSCC, Seite 364-366. IEEE, (2024)Voltage dependent gate capacitance and its impact in estimating power and delay of CMOS digital circuits with low supply voltage (poster session)., , und . ISLPED, Seite 228-230. ACM, (2000)Optimization of VDD and VTH for low-power and high speed applications., und . ASP-DAC, Seite 469-474. ACM, (2000)Analysis and future trend of short-circuit power., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 19 (9): 1023-1030 (2000)Optical interconnect technologies for high-speed VLSI chips using silicon nano-photonics., , , , , , , , , und 2 andere Autor(en). ISSCC, Seite 1686-1695. IEEE, (2006)Integrated Current Sensing Device for Micro IDDQ Test., und . Asian Test Symposium, Seite 323-326. IEEE Computer Society, (1998)