Autor der Publikation

FPU Speedup Estimation for Task Placement Optimization on Asymmetric Multicore Designs.

, , , und . MCSoC, Seite 81-87. IEEE Computer Society, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

FPU Speedup Estimation for Task Placement Optimization on Asymmetric Multicore Designs., , , und . MCSoC, Seite 81-87. IEEE Computer Society, (2015)A small footprint interleaved multithreaded processor for embedded systems., , , , , , und . ICECS, Seite 685-690. IEEE, (2011)Hardware acceleration for Just-In-Time compilation on heterogeneous embedded systems., , und . ASAP, Seite 203-210. IEEE Computer Society, (2013)An efficient and flexible hardware support for accelerating synchronization operations on the STHORM many-core architecture., , , , und . DATE, Seite 531-534. EDA Consortium San Jose, CA, USA / ACM DL, (2013)Hardware Acceleration of Red-Black Tree Management and Application to Just-In-Time Compilation., , und . J. Signal Process. Syst., 77 (1-2): 95-115 (2014)Nanocomputing Block based Multi-Context FPGA., , und . ERSA, Seite 297-298. CSREA Press, (2009)SNet, a flexible, scalable network paradigm for manycore architectures., , , und . NOCS, Seite 1-2. IEEE, (2013)A unified methodology for a fast benchmarking of parallel architecture., , und . DATE, Seite 1-4. European Design and Automation Association, (2014)CAPSULE: Hardware-Assisted Parallel Execution of Component-Based Programs., , und . MICRO, Seite 247-258. IEEE Computer Society, (2006)BLOB computing., , , und . Conf. Computing Frontiers, Seite 125-139. ACM, (2004)