Autor der Publikation

Parallel flow to analyze the impact of the voltage regulator model in nanoscale power distribution network.

, , , , , , , , , und . ISQED, Seite 576-581. IEEE Computer Society, (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

On-Chip Power Noise Reduction Techniques in High Performance SoC-Based Integrated Circuits., , , und . SoCC, Seite 309-312. IEEE, (2005)On-chip power distribution grids with multiple supply voltages for high performance integrated circuits., , , und . ACM Great Lakes Symposium on VLSI, Seite 2-7. ACM, (2005)3D stacked power distribution considering substrate coupling., , , , , , und . ICCD, Seite 225-230. IEEE Computer Society, (2009)Impedance characteristics of decoupling capacitors in multi-power distribution systems., und . ICECS, Seite 160-163. IEEE, (2004)Noise Aware Decoupling Capacitors for Multi-Voltage Power Distribution Systems., und . ISQED, Seite 334-339. IEEE Computer Society, (2005)Decoupling capacitors for power distribution systems with multiple power supply voltages., und . SoCC, Seite 331-334. IEEE, (2004)Versatile Framework for Power Delivery Exploration., , , , , und . ISCAS, Seite 1-5. IEEE, (2018)Nanoscale on-chip decoupling capacitors., und . SoCC, Seite 51-54. IEEE, (2008)On-die decoupling capacitance: frequency domain analysis of activity radius., , , und . ISCAS, IEEE, (2006)Distributed Port Assignment for Extraction of Power Delivery Networks., , , und . ISCAS, Seite 1-5. IEEE, (2020)