Autor der Publikation

High-Performance and Low-Cost Dual-Thread VLIW Processor Using Weld Architecture Paradigm.

, und . IEEE Trans. Parallel Distributed Syst., 16 (12): 1132-1142 (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

High-Performance and Low-Cost Dual-Thread VLIW Processor Using Weld Architecture Paradigm., und . IEEE Trans. Parallel Distributed Syst., 16 (12): 1132-1142 (2005)Iterative Modulo Scheduling., , , und . IEEE Micro, 38 (1): 115-117 (2018)System-level power consumption modeling and tradeoff analysis techniques for superscalar processor design., , , und . IEEE Trans. Very Large Scale Integr. Syst., 8 (2): 129-137 (2000)Scalable Energy-Efficient Microarchitectures With Computational Error Tolerance Via Redundant Residue Number Systems., , , , , und . IEEE Trans. Computers, 71 (3): 613-627 (2022)Modeling Value Speculation: An Optimal Edge Selection Problem., , und . IEEE Trans. Computers, 52 (3): 277-292 (2003)Combining Trace Sampling with Single Pass Methods for Efficient Cache Simulation., , und . IEEE Trans. Computers, 47 (6): 714-720 (1998)Parallel Pattern Detection for Architectural Improvements., , und . HotPar, USENIX Association, (2011)Systematic Computer Architecture Prototyping. University of Illinois Urbana-Champaign, USA, (1992)Dynamically Programmable Cache Evaluation and Virtualization., , , , , und . FPGA, Seite 246. ACM, (1999)The Computer Society Must Change.. Computer, 48 (12): 9 (2015)