Autor der Publikation

Circuit designs for practical-scale fault-tolerant quantum computing.

, , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Tanimoto, Teruo
Eine Person hinzufügen mit dem Namen Tanimoto, Teruo
 

Weitere Publikationen von Autoren mit dem selben Namen

An Edge Autonomous Lamp Control with Camera Feedback., , , , und . WF-IoT, Seite 1-7. IEEE, (2022)32 GHz 6.5 mW Gate-Level-Pipelined 4-Bit Processor using Superconductor Single-Flux-Quantum Logic., , , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2020)Hardware-assisted scalable flow control of shared receive queue., , , und . ICS, Seite 175. ACM, (2014)SuperNPU: An Extremely Fast Neural Processing Unit Using Superconducting Logic Devices., , , , , , , , , und . MICRO, Seite 58-72. IEEE, (2020)CPCI Stack: Metric for Accurate Bottleneck Analysis on OoO Microprocessors., , und . CANDAR, Seite 166-172. IEEE Computer Society, (2017)Practical Error Modeling Toward Realistic NISQ Simulation., , , , , und . ISVLSI, Seite 291-293. IEEE, (2020)WIT-Greedy: Hardware System Design of Weighted ITerative Greedy Decoder for Surface Code., , , , und . ASP-DAC, Seite 209-215. ACM, (2023)Enhancing a manycore-oriented compressed cache for GPGPU., , , , und . HPC Asia, Seite 22-31. ACM, (2020)Q3DE: A fault-tolerant quantum computer architecture for multi-bit burst errors by cosmic rays., , , , , und . MICRO, Seite 1110-1125. IEEE, (2022)Circuit designs for practical-scale fault-tolerant quantum computing., , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)