Autor der Publikation

An Efficient Mixed-Signal 2.4-GHz Polar Power Amplifier in 65-nm CMOS Technology.

, , , und . IEEE J. Solid State Circuits, 46 (8): 1796-1809 (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 4.78mm2 fully-integrated neuromodulation SoC combining 64 acquisition channels with digital compression and simultaneous dual stimulation., , , , , , , und . VLSIC, Seite 1-2. IEEE, (2014)A 6b 46GS/s ADC with >23GHz BW and sparkle-code error correction., und . VLSIC, Seite 162-. IEEE, (2015)A scalable massive MIMO array architecture based on common modules., , , , , , und . ICC Workshops, Seite 1310-1315. IEEE, (2015)A frequency-reconfigurable multi-standard 65nm CMOS digital transmitter with LTCC interposers., , , , , , , , und . A-SSCC, Seite 345-348. IEEE, (2014)Phase noise scaling and tracking in OFDM multi-user beamforming arrays., , , , , und . ICC, Seite 1-6. IEEE, (2016)Design of high-speed wireline transceivers for backplane communications in 28nm CMOS., , , , , , , , , und 1 andere Autor(en). CICC, Seite 1-4. IEEE, (2012)A Real-Time, Analog/Digital Co-Designed 1.89-GHz Bandwidth, 175-kHz Resolution Sparse Spectral Analysis RISC-V SoC in 16-nm FinFET., , , , , , , , , und . ESSCIRC, Seite 322-325. IEEE, (2018)Design and Automatic Generation of High-Speed Circuits for Wireline Communications., , und . ISOCC, Seite 40-41. IEEE, (2019)A 12.8GS/s time-interleaved SAR ADC with 25GHz 3dB ERBW and 4.6b ENOB., und . CICC, Seite 1-4. IEEE, (2013)A 32nm fully integrated reconfigurable switched-capacitor DC-DC converter delivering 0.55W/mm2 at 81% efficiency., , , , , und . ISSCC, Seite 210-211. IEEE, (2010)