Autor der Publikation

Reconfigurable Digital Channelizer Design Using Factored Markov Decision Processes.

, , , , und . J. Signal Process. Syst., 90 (10): 1329-1343 (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Communication strategies for shared-bus embedded multiprocessors., und . EMSOFT, Seite 21-24. ACM, (2005)Partial expansion of dataflow graphs for resource-aware scheduling of multicore signal processing systems., , , und . ACSSC, Seite 385-392. IEEE, (2014)Constant-rate clock recovery and jitter measurement on deep memory waveforms using dataflow., , und . I2MTC, Seite 1590-1595. IEEE, (2015)The hierarchical timing pair model for multirate DSP applications., , und . IEEE Trans. Signal Process., 52 (5): 1209-1217 (2004)Reconfigurable Digital Channelizer Design Using Factored Markov Decision Processes., , , , und . J. Signal Process. Syst., 90 (10): 1329-1343 (2018)Dynamic, Data-Driven Hyperspectral Image Classification on Resource-Constrained Platforms., , , und . DDDAS, Volume 12312 von Lecture Notes in Computer Science, Seite 320-327. Springer, (2020)Real-Time Calcium Imaging Based Neural Decoding with a Support Vector Machine., , , , und . BioCAS, Seite 1-4. IEEE, (2019)An efficient timing model for hardware implementation of multirate dataflow graphs., , und . ICASSP, Seite 1153-1156. IEEE, (2001)Design Space Exploration for Wireless-Integrated Factory Automation Systems., , , , , und . WFCS, Seite 1-8. IEEE, (2019)A Joint Power/Performance Optimization Algorithm for Multiprocessor Systems using a Period Graph Construct., und . ISSS, Seite 91-99. ACM / IEEE Computer Society, (2000)