Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A PLL-based synthesizer for tunable digital clock generation in a continuous-time SigmaDelta A/D converter., , , , , und . Integr., 42 (1): 24-33 (2009)Design of a switched opamp-based bandpass filter in a 0.35 μm CMOS technology., , , , , , und . ICECS, Seite 29-32. IEEE, (2002)Detailed analysis of the effect of a hysteretic quantizer in a multibit, Sigma-Delta modulator., , , , , und . Microelectron. J., 42 (1): 148-157 (2011)Design of a CMOS fully differential switched-opamp for SC circuits at very low power supply voltages., , , , , , und . ICECS, Seite 1545-1548. IEEE, (2001)Nonlinearity correction for multibit ΔΣ DACs., , , , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 52-I (6): 1033-1041 (2005)Stable high-order delta-sigma digital-to-analog converters., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 51-I (1): 200-205 (2004)Stable high-order delta-sigma DACS., , und . ISCAS (1), Seite 985-988. IEEE, (2003)A 1.2 V, 130 nm CMOS parallel continuous-time ΣΔ ADC for OFDM UWB receivers., , , , , und . Microelectron. J., 43 (4): 288-297 (2012)Effect of Finite amplifier Bandwidth and excess Loop Delay in a Parallel CT δς ADC for OFDM UWB receivers., , , , , und . J. Circuits Syst. Comput., (2013)A parallel, CT-ΔΣ based ADC for OFDM UWB receivers in 130 nm CMOS., , , , , und . ICECS, Seite 406-409. IEEE, (2011)