Autor der Publikation

Design of adaptive communication channel buffers for low-power area-efficient network-on-chip architecture.

, , und . ANCS, Seite 47-56. ACM, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design of a scalable nanophotonic interconnect for future multicores., und . ANCS, Seite 113-122. ACM, (2009)Energy-efficient adaptive wireless NoCs architecture., , , , , und . NOCS, Seite 1-8. IEEE, (2013)Extending the Performance and Energy-Efficiency of Shared Memory Multicores with Nanophotonic Technology., , und . IEEE Trans. Parallel Distributed Syst., 25 (1): 83-92 (2014)A-WiNoC: Adaptive Wireless Network-on-Chip Architecture for Chip Multiprocessors., , , , , und . IEEE Trans. Parallel Distributed Syst., 26 (12): 3289-3302 (2015)Dynamic Reconfiguration of 3D Photonic Networks-on-Chip for Maximizing Performance and Improving Fault Tolerance., , und . MICRO, Seite 282-293. IEEE Computer Society, (2012)Implementation of Dynamic Bandwidth Re-allocation in Optical Interconnects using Microring Resonators., , und . Hot Interconnects, Seite 54-64. IEEE Computer Society, (2007)Bandwidth Adaptive Nanophotonic Crossbars with Clockwise/Counter-clockwise Optical Routing., und . VLSID, Seite 123-128. IEEE Computer Society, (2015)Power-Efficient and High-Performance Multi-level Hybrid Nanophotonic Interconnect for Multicores., und . NOCS, Seite 207-214. IEEE Computer Society, (2010)Design of adaptive communication channel buffers for low-power area-efficient network-on-chip architecture., , und . ANCS, Seite 47-56. ACM, (2007)Dynamic Power Reduction Techniques in On-Chip Photonic Interconnects., , und . ACM Great Lakes Symposium on VLSI, Seite 249-252. ACM, (2015)