Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

RRNet: Towards ReLU-Reduced Neural Network for Two-party Computation Based Private Inference., , , , , , , , , und 4 andere Autor(en). CoRR, (2023)Accelerating Framework of Transformer by Hardware Design and Model Compression Co-Optimization., , , , , , , und . ICCAD, Seite 1-9. IEEE, (2021)Accommodating Transformer onto FPGA: Coupling the Balanced Model Compression and FPGA-Implementation Optimization., , , , , und . ACM Great Lakes Symposium on VLSI, Seite 163-168. ACM, (2021)MaxK-GNN: Extremely Fast GPU Kernel Design for Accelerating Graph Neural Networks Training., , , , , , , , und . ASPLOS (2), Seite 683-698. ACM, (2024)AQ2PNN: Enabling Two-party Privacy-Preserving Deep Neural Network Inference with Adaptive Quantization., , , , , , , , und . MICRO, Seite 628-640. ACM, (2023)Accel-GCN: High-Performance GPU Accelerator Design for Graph Convolution Networks., , , , , , , , , und . ICCAD, Seite 1-9. IEEE, (2023)Towards Sparsification of Graph Neural Networks., , , , , , und . ICCD, Seite 272-279. IEEE, (2022)HMC-TRAN: A Tensor-core Inspired Hierarchical Model Compression for Transformer-based DNNs on GPU., , , , , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 169-174. ACM, (2021)Dynamic Sparse Training via Balancing the Exploration-Exploitation Trade-off., , , , , , und . DAC, Seite 1-6. IEEE, (2023)Optimizing FPGA-based Accelerator Design for Large-Scale Molecular Similarity Search (Special Session Paper)., , , , , , , , , und 2 andere Autor(en). ICCAD, Seite 1-7. IEEE, (2021)