Autor der Publikation

Design of Two-Stage Miller-Compensated Amplifiers Based on an Optimized Settling Model.

, , und . VLSI Design, Seite 171-176. IEEE Computer Society, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An energy-efficient level shifter for low-power applications., , und . ISCAS, Seite 2241-2244. IEEE, (2015)An Ultra-low-power 10-Bit 100-kS/s Successive-approximation Analog-to-digital Converter., , , und . ISCAS, Seite 1117-1120. IEEE, (2009)A novel frequency compensation technique for two-stage CMOS operational amplifiers., , und . ICECS, Seite 256-259. IEEE, (2003)Design Guidelines for Two-Stage Cascode-Compensated Operational Amplifiers., , und . ICECS, Seite 264-267. IEEE, (2006)Systematic Design for Power Minimization of Pipelined Analog-to-Digital Converters., , , und . ICCAD, Seite 371-374. IEEE Computer Society / ACM, (2003)A Statistical Approach to Estimate the Dynamic Non-Linearity Parameters of Pipeline ADCs., , und . ICCAD, Seite 367-370. IEEE Computer Society / ACM, (2003)A pseudo-class-AB telescopic-cascode operational amplifier., , und . ISCAS (1), Seite 737-740. IEEE, (2004)A Comparative Analysis of Phase-Domain ADC and Amplitude-Domain IQ ADC., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 62-I (3): 671-679 (2015)A low-power capacitor switching scheme with low common-mode voltage variation for successive approximation ADC., , und . Microelectron. J., (2017)Impacts of NBTI/PBTI on performance of domino logic circuits with high-k metal-gate devices in nanoscale CMOS., , , und . Microelectron. Reliab., 52 (8): 1655-1659 (2012)