Autor der Publikation

Generic routing rules and a scalable access enhancement for the Network-on-Chip RECONNECT.

, , , , und . SoCC, Seite 251-254. IEEE, (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The MareNostrum Experimental Exascale Platform (MEEP)., , , , , , und . Supercomput. Front. Innov., 8 (1): 62-81 (2021)Automated, inter-macro channel space adjustment and optimization for faster design closure., , und . SoCC, Seite 74-79. IEEE, (2017)Streaming FFT on REDEFINE-v2: an application-architecture design space exploration., , , , , , , und . CASES, Seite 127-136. ACM, (2009)Synthesis of application accelerators on Runtime Reconfigurable Hardware., , , , , , , und . ASAP, Seite 13-18. IEEE Computer Society, (2008)Coyote: An Open Source Simulation Tool to Enable RISC- V in HPC., , und . DATE, Seite 130-135. IEEE, (2021)Symmetric $k$-Means for Deep Neural Network Compression and Hardware Acceleration on FPGAs., , , , und . IEEE J. Sel. Top. Signal Process., 14 (4): 737-749 (2020)TAD: time side-channel attack defense of obfuscated source code., , und . ASP-DAC, Seite 58-63. ACM, (2019)Compiling Techniques for Coarse Grained Runtime Reconfigurable Architectures., , , , und . ARC, Volume 5453 von Lecture Notes in Computer Science, Seite 204-215. Springer, (2009)XDIVINSA: eXtended DIVersifying INStruction Agent to Mitigate Power Side-Channel Leakage., , , , und . ASAP, Seite 179-186. IEEE, (2021)A Parallel Architecture for High Frame Rate Stereo using Semi-Global Matching., , und . BMVC, BMVA Press, (2017)