Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Towards the design of efficient hash-based indexing scheme for growing databases on non-volatile memory., , , , , und . Future Gener. Comput. Syst., (2020)Hardware/Software Co-Exploration of Neural Architectures., , , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 39 (12): 4805-4815 (2020)Contour: A Process Variation Aware Wear-Leveling Mechanism for Inodes of Persistent Memory File Systems., , , , , und . IEEE Trans. Computers, 70 (7): 1034-1045 (2021)One Proxy Device Is Enough for Hardware-Aware Neural Architecture Search., , , , und . SIGMETRICS (Abstracts), Seite 55-56. ACM, (2022)All-in-One: A Highly Representative DNN Pruning Framework for Edge Devices with Dynamic Power Management., , , , , , , , und . ICCAD, Seite 133:1-133:9. ACM, (2022)Toward Consistent High-Fidelity Quantum Learning on Unstable Devices via Efficient In-Situ Calibration., , , , , und . QCE, Seite 848-858. IEEE, (2023)Battle Against Fluctuating Quantum Noise: Compression-Aided Framework to Enable Robust Quantum Neural Network., , , und . DAC, Seite 1-6. IEEE, (2023)The design and implementation of an efficient user-space in-memory file system., , , , , und . NVMSA, Seite 1-6. IEEE, (2016)UDORN: A design framework of persistent in-memory key-value database for NVM., , , , , , und . NVMSA, Seite 1-6. IEEE, (2017)Hardware/Software Co-Exploration for Graph Neural Architectures on FPGAs., , , , und . ISVLSI, Seite 358-362. IEEE, (2022)