Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Processor mechanisms for software shared memory.. Massachusetts Institute of Technology, Cambridge, MA, USA, (1999)ndltd.org (oai:dspace.mit.edu:1721.1/79969).Hall-effect circuits and architectures for non-volatile system design., , , und . ECCTD, Seite 131-134. IEEE, (2005)Exploiting Pipelining to Tolerate Wire Delays in a Programmable-Reconfigurable Processor., , , , und . FPL, Seite 57-64. IEEE, (2005)A magnetoelectronic register file cell for a self-checkpointing microprocessor., , und . I. J. Circuit Theory and Applications, 35 (3): 371-390 (2007)Design techniques for cross-layer resilience., , und . DATE, Seite 1023-1028. IEEE Computer Society, (2010)Mapping computation kernels to clustered programmable-reconfigurable processors., , , und . FPT, Seite 435-438. IEEE, (2003)Clustered programmable-reconfigurable processors., , , , , und . FPT, Seite 134-141. IEEE, (2002)The M-machine multicomputer., , , , , , und . Int. J. Parallel Program., 25 (3): 183-212 (1997)Hardware Support for Fast Capability-based Addressing., , und . ASPLOS, Seite 319-327. ACM Press, (1994)A reconfigurable unit for a clustered programmable-reconfigurable processor., , , , und . FPGA, Seite 200-209. ACM, (2004)