Autor der Publikation

Low-complexity digital correction of 4-channel time-interleaved ADC frequency response mismatch using adaptive I/Q signal processing.

, , , und . GlobalSIP, Seite 250-254. IEEE, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Frequency Response Mismatch Analysis in Time-Interleaved Analog I/Q Processing and ADCs., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 62-II (6): 608-612 (2015)An Adaptable 6.4 - 32 GS/s Track-and-Hold Amplifier with Track-Mode Masking for High Signal Power Applications in 55 nm SiGe-BiCMOS., , , , , , und . BCICTS, Seite 60-63. IEEE, (2018)A blind frequency response mismatch correction algorithm for 4-channel Time-Interleaved ADC., , , , und . ISCAS, Seite 1304-1307. IEEE, (2014)Low-complexity digital correction of 4-channel time-interleaved ADC frequency response mismatch using adaptive I/Q signal processing., , , und . GlobalSIP, Seite 250-254. IEEE, (2015)Digital full-band linearization of wideband direct-conversion receiver for radar and communications applications., , , , , und . ACSSC, Seite 1361-1368. IEEE, (2015)A 1.92-GS/s CT ΔΣ modulator with 70-db DR and 78-db SFDR in 15-MHz bandwidth., , , , , , und . NEWCAS, Seite 480-483. IEEE, (2014)2-channel Time-Interleaved ADC frequency response mismatch correction using adaptive I/Q signal processing., , , , und . MWSCAS, Seite 1079-1084. IEEE, (2013)Acceleration Feedback Concepts for Dynamic Emulation of Mechanical Loads., , und . IECON, Seite 1-6. IEEE, (2021)Frequency Response Mismatches in 4-channel Time-Interleaved ADCs: Analysis, Blind Identification, and Correction., , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 62-I (9): 2268-2279 (2015)Digitally Enhanced Wideband I/Q Downconversion Receiver With 2-Channel Time-Interleaved ADCs., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 63-II (1): 29-33 (2016)