Autor der Publikation

Critical-path optimization for efficient hardware realization of lifting and flipping DWTs.

, , und . ISCAS, Seite 1186-1189. IEEE, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Srikanthan, Thambipillai
Eine Person hinzufügen mit dem Namen Srikanthan, Thambipillai
 

Weitere Publikationen von Autoren mit dem selben Namen

Instruction set customization for area-constrained FPGA designs., , , und . SoCC, Seite 329-334. IEEE, (2011)Preprocessing technique for accelerating reconfiguration of degradable VLSI arrays., , , und . ISCAS, Seite 2424-2427. IEEE, (2013)Partial rerouting algorithm for reconfigurable VLSI arrays., und . ISCAS (5), Seite 641-644. IEEE, (2003)Area-delay efficient architecture for MP algorithm using reconfigurable inner-product circuits., , und . ISCAS, Seite 2628-2631. IEEE, (2014)Low-complexity pruning for accelerating corner detection., , , und . ISCAS, Seite 1684-1687. IEEE, (2012)A Hardware Efficient Technique for Rapid Lumen Segmentation from Endoscopic Images., , und . JCIS, Seite 716-719. JCIS / Association for Intelligent Machinery, Inc., (2002)Efficient algorithm for functional scheduling in hardware/software co-design., , und . FPT, Seite 65-72. IEEE, (2006)Efficient management of custom instructions for run-time reconfigurable instruction set processors., , und . FPT, Seite 261-264. IEEE, (2006)An Iterative Technique for Runtime Efficient Hardware-Software Partitioning., , , , und . FPT, Seite 403-406. IEEE, (2019)Online Map-Matching of Noisy and Sparse Location Data With Hidden Markov and Route Choice Models., und . IEEE Trans. Intell. Transp. Syst., 18 (9): 2423-2434 (2017)