Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

System-on-Chip Implementation of Trusted Execution Environment with Heterogeneous Architecture., , , , , , , und . HCS, Seite 1-16. IEEE, (2021)A Low-Power Low-Area SoC based in RISC-V Processor for IoT Applications., , , , , , und . ISOCC, Seite 375-376. IEEE, (2021)In-NVRAM Unified PUF and TRNG Based on Standard CMOS Technology., , , , , und . ISCAS, Seite 1-5. IEEE, (2023)A Fully Digital True Random Number Generator With Entropy Source Based in Frequency Collapse., , , , , , , und . IEEE Access, (2021)A 3.65 Gb/s Area-Efficiency ChaCha20 Cryptocore., , , , und . ISOCC, Seite 79-80. IEEE, (2022)ChaCha20-Poly1305 Crypto Core Compatible with Transport Layer Security 1.3., , , , , , und . ISOCC, Seite 17-18. IEEE, (2021)A Unified NVRAM and TRNG in Standard CMOS Technology., , , und . IEEE Access, (2022)A Flexible Debugger for a RISC-V Based 32-bit System-on-Chip., , und . LASCAS, Seite 1-4. IEEE, (2020)A Unified OTP and PUF Exploiting Post-Program Current on Standard CMOS Technology., , , , , , und . ISCAS, Seite 1-5. IEEE, (2024)