Autor der Publikation

Removal of Redundancy in Logic Circuits under Classification of Undetectable Faults.

, , und . FTCS, Seite 263-270. IEEE Computer Society, (1992)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Removal of Redundancy in Logic Circuits under Classification of Undetectable Faults., , und . FTCS, Seite 263-270. IEEE Computer Society, (1992)Design of High-Level Test Language for Digital LSI., , und . ITC, Seite 508-513. IEEE Computer Society, (1983)Cascade Realization of 3-Input 3-Output Conservative Logic Circuits., und . IEEE Trans. Computers, 27 (3): 214-221 (1978)Realization of Minimum Circuits with Two-Input Conservative Logic Elements., und . IEEE Trans. Computers, 27 (8): 749-752 (1978)A Novel ATPG Method for Capture Power Reduction during Scan Testing., , , , , , und . IEICE Trans. Inf. Syst., 90-D (9): 1398-1405 (2007)SAT-Based Test Generation for Open Faults Using Fault Excitation Caused by Effect of Adjacent Lines., , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 96-A (12): 2561-2567 (2013)Extended selection of switching target faults in CONT algorithm for test generation., und . J. Electron. Test., 1 (3): 183-189 (1990)Low-capture-power test generation for scan-based at-speed testing., , , , , , und . ITC, Seite 10. IEEE Computer Society, (2005)Channel Width Test Data Compression under a Limited Number of Test Inputs and Outputs., , , und . VLSI Design, Seite 329-334. IEEE Computer Society, (2003)Partially Parallel Scan Chain for Test Length Reduction by Using Retiming Technique., , und . Asian Test Symposium, Seite 94-99. IEEE Computer Society, (1996)