Autor der Publikation

Fsimac: a fault simulator for asynchronous sequential circuits.

, , , , und . Asian Test Symposium, Seite 114-119. IEEE Computer Society, (2000)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Modular Timing Constraints for Delay-Insensitive Systems., , , , und . J. Comput. Sci. Technol., 31 (1): 77-106 (2016)Linear Test Times for Delay-Insensitive Circuits: a Compilation Strategy., und . Asynchronous Design Methodologies, Volume A-28 von IFIP Transactions, Seite 13-27. North-Holland, (1993)RAPPID: An Asynchronous Instruction Length Decoder., , , , , , , , , und . ASYNC, Seite 60-70. IEEE Computer Society, (1999)CA-BIST for Asynchronous Circuits: A Case Study on the RAPPID Asynchronous Instruction Length Decoder., , , , und . ASYNC, Seite 62-72. IEEE Computer Society, (2000)Fsimac: a fault simulator for asynchronous sequential circuits., , , , und . Asian Test Symposium, Seite 114-119. IEEE Computer Society, (2000)CAD Directions for High Performance Asynchronous Circuits., , , , , , und . DAC, Seite 116-121. ACM Press, (1999)A Proof System for Brinch Hansen's Distributed Processes., , und . GI Jahrestagung, Volume 50 von Informatik-Fachberichte, Seite 88-95. Springer, (1981)Naturalized Communication and Testing., , , , , und . ASYNC, Seite 77-84. IEEE Computer Society, (2015)Data-Loop-Free Self-Timed Circuit Verification., , , , und . ASYNC, Seite 51-58. IEEE Computer Society, (2018)A Framework for Asynchronous Circuit Modeling and Verification in ACL2., , , und . Haifa Verification Conference, Volume 10629 von Lecture Notes in Computer Science, Seite 3-18. Springer, (2017)