Autor der Publikation

Charge-sharing alleviation and detection for CMOS domino circuits.

, , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 20 (2): 266-280 (2001)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

High-Speed and Low-Power Design Techniques for TCAM Macros., , und . IEEE J. Solid State Circuits, 43 (2): 530-540 (2008)Design of Subthreshold SRAMs for Energy-Efficient Quality-Scalable Video Applications., , , , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 1 (2): 183-192 (2011)Variable-length VLIW encoding for code size reduction in embedded processors., , , , , und . SoCC, Seite 296-299. IEEE, (2016)A 16 nm 140 TOPS/W 5 μJ/Inference Keyword Spotting Engine Based on 1D-BCNN., , , , , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 70 (12): 4564-4568 (Dezember 2023)Low-power fixed-width array multipliers., , und . ISLPED, Seite 307-312. ACM, (2004)Charge-sharing alleviation and detection for CMOS domino circuits., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 20 (2): 266-280 (2001)A 160K Gates/4.5 KB SRAM H.264 Video Decoder for HDTV Applications., , , , , , , und . IEEE J. Solid State Circuits, 42 (1): 170-182 (2007)Design of a 3-V 300-MHz low-power 8-b×8-b pipelined multiplier using pulse-triggered TSPC flip-flops., , und . IEEE J. Solid State Circuits, 35 (4): 583-592 (2000)Low-voltage pulsewidth control loops for SOC applications., und . IEEE J. Solid State Circuits, 37 (10): 1348-1351 (2002)Low power fixed-latency DSP accelerator with autonomous minimum energy tracking (AMET)., , , , , , , , , und . Hot Chips Symposium, Seite 1. IEEE, (2014)