Artikel in einem Konferenzbericht,

A 1.2V 38nm 2.4Gb/s/pin 2Gb DDR4 SDRAM with bank group and ×4 half-page architecture.

, , , , , , , , , , , , , , , , , , , , , und .
ISSCC, Seite 40-41. IEEE, (2012)

Metadaten

Tags

Nutzer

  • @dblp

Kommentare und Rezensionen